¡Esta es una revisión vieja del documento!


[LAB] PCB: Diseño en Proteus

  • Proteus permite diseñar circuitos impresos (PCB) de manera integrada, pasando desde el esquemático hasta el layout y generación de archivos de fabricación.
  • El proceso combina simulación en ISIS y diseño en ARES.
  • Requiere verificar el circuito antes de rutear las pistas.

Pasos Iniciales

  1. Crear el diagrama esquemático en ISIS seleccionando componentes de la librería, conectándolos y verificando conexiones con terminales como POWER y GND.
  2. Simular el circuito para validar su funcionamiento antes de proceder.
  3. Dibujar un borde de placa (Board Edge) para definir el tamaño del PCB.

Diseño de PCB

  1. Cambiar a ARES haciendo clic en el botón correspondiente.
  2. Colocar componentes automáticamente desde el esquemático.
  3. Usar Track Mode para rutear pistas manualmente o autoruteo, ajustando grosores (ej. 50 mil para alimentación) y cambiando capas si es necesario.
  4. Configurar el stackup de capas en Technology > Set Layer Stackup para diseños multicapa.

Finalización y Exportación

  1. Agregar textos, silkscreen e importar imágenes bitmap para logos.
  2. Generar archivos Gerber desde Output > Gerber para fabricar en servicios como JLCPCB.
  3. Visualizar en 3D y configura planos de tierra en Zone Mode para mejorar integridad de señal.


Diseño esquemático

  1. Expecificar el espacio ocupado por un componente físico: Encapsulado.
    1. Existente en la librería y coincidente con el físico.
    2. Existente en la librería pero que difiere en dimensiones con el físico.
    3. Inexistente en librería.
  2. Especificar conexiones de terminales para la conexión externa de cables en la PCB.

Diseño PCB

  1. Recolocar manualmente un componente sin perder conexiones.
  2. Añadir pistas manualmente.
  3. Especificar manualmente:
    1. Las dimensiones de la placa.
    2. El grosor de una determinada pista.
    3. El diámetro de una determinada plazoleta.


  • doc/tec/lab/pcb/pcb_proteus/inicio.1765524536.txt.gz
  • Última modificación: 2025/12/12 08:28
  • por fepg